# ROMÂNIA MINISTERUL APĂRĂRII NAȚIONALE ACADEMIA TEHNICĂ MILITARĂ "FERDINAND I" FACULTATEA DE SISTEME INFORMATICE ȘI SECURITATE CIBERNETICĂ

Specializarea: Calculatoare și sisteme informatice pentru apărare și securitate națională



# Proiect Sisteme Specializate cu Microprocesoare

Sd. Sg. Maj. DUMITRU Andreea-Ioana

Sd. Sg. Maj. MOCANU Răzvan

București

2023

# **CUPRINS**

| 1.        | Scopul proiectului                                                                     | 3   |
|-----------|----------------------------------------------------------------------------------------|-----|
| 2.        | Configurare senzori                                                                    | 3   |
| 2         | 2.1. Senzorul analog de sunet DFR0034                                                  | 3   |
| 2         | 2.2. Servomotorul SG90                                                                 | 4   |
|           | Reprezentarea grafică a modului de conectare a senzorilor ș<br>nponentelor electronice |     |
| 4.        | Descrierea programului                                                                 | 6   |
| 4         | 1.1. Inițializarea modulelor                                                           | 6   |
|           | 4.1.1. Modulul UART                                                                    | 6   |
|           | 4.1.2. Inițializarea modului GPIO                                                      | .10 |
|           | 4.1.3. Inițializarea modului PIT                                                       | .14 |
|           | 4.1.4. Inițializarea modului ADC și prelucrarea datelor înregistr de către senzor      |     |
|           | 4.1.5. Inițializarea modului TPM și generare PWM                                       | .23 |
| 4         | 2.2. Configurarea ceasului                                                             | .26 |
| 4         | 2.3. Funcția main                                                                      | .29 |
| <b>5.</b> | Set-up                                                                                 | .32 |
| 6.        | Schemă bloc.                                                                           | .35 |
| 7.        | Diagrame de stări                                                                      | .35 |
| 8.        | Rezultate aplicație Python                                                             | .36 |
| 9.        | Probleme întâmpinate                                                                   | .37 |
| 10.       | Referințe                                                                              | .38 |
| htt       | ns://github.com/andreeaa23/project_micro_FRDM_KL25Z128                                 |     |

### 1. Scopul proiectului

Scopul proiectului este acela de a modifica unghiul de rotație al servomotorului utilizând un senzor de sunet printr-un semnal PWN generat și manipulat în funcție de plaja de valori a senzorului de sunet.

Valoarea digitală care va rezulta în urma conversiei din tensiune a datelor achiziționate de la senzorul de sunet se vor regăsi într-un interval care va fi apoi împărțit in trei subintervale care vor corespunde cu valori mici, medii și mari ale datelor achiziționate.

În funcție de subintervalul în care se regăsesc datele convertite din analogic în digital, servomotorul își va schimba poziția elicei (0°, 90° și 180°).

# 2. Configurare senzori

# 2.1. Senzorul analog de sunet DFR0034

Senzorul DFR0034 este un senzor analogic ce detectează sunetele din mediul în care este pus.



- Blue Analog signal output
- o Red VCC
- o Black GND



#### Specificații:

• Tensiune de alimentare: 3.3V până la 5V;

• Detectează intensitatea sunetului;

• Mărime: 22x30 mm.

Senzorul de sunet a fost conectat pe plăcuță astfel:

♣ Firul roşu (VCC) se conectează la pinul de 3V (P3V3);

**♣ Firul negru (GND)** se conectează la pinul GND;

**♣ Firul albastru (output sensor value)** se conectează la pinul PTC2.

#### 2.2. Servomotorul SG90

Servomotorul SG90 se poate roti până la aproximativ 180 grade(90 în fiecare direcție).



- $\circ \quad Orange-PWN$
- o Red VCC
- $\circ$  Brown GND

#### Specificații:

• Tensiune de alimentare: 4.8V până la 5V;

• Rotire elice;

• Mărime: 23x32 mm.



Servomotorul a fost conectat pe plăcuță astfel:

- **♣ Firul maroniu (GND)** se conectează la pinul GND;
- **♣ Firul roşu (VCC)** se conectează la pinul de 5V (P5V\_USB) ;
- **♣ Firul portocaliu (PWN)** se conectează la PTB2.

# 3. Reprezentarea grafică a modului de conectare a senzorilor și a componentelor electronice



#### 4. Descrierea programului

#### 4.1. Inițializarea modulelor

#### 4.1.1. Modulul UART

Vom folosi modulul UART0 pentru comunicația serială cu PC prin cablul USB.

Prin funcția *UARTO\_init* configurăm următoarele:

```
1. void UART0_Init(uint32_t baud_rate)
2. {
3.
4.
          //Setarea sursei de ceas pentru modulul UART
5.
          SIM->SOPT2 |= SIM_SOPT2_UART0SRC(01);
6.
7.
          //Activarea semnalului de ceas pentru modulul UART
          SIM->SCGC4 = SIM_SCGC4_UARTO_MASK;
8.
9.
10.
         //Activarea semnalului de ceas pentru portul A
          //intrucat dorim sa folosim pinii PTA1, respectiv PTA2 pentru comunicarea UART
11.
12.
          SIM->SCGC5 |= SIM_SCGC5_PORTA_MASK;
13.
14.
         //Fiecare pin pune la dispozitie mai multe functionalitati
          //la care avem acces prin intermediul multiplexarii
15.
16.
         PORTA->PCR[1] = ~PORT_PCR_MUX_MASK;
         PORTA->PCR[1] = PORT_PCR_ISF_MASK | PORT_PCR_MUX(2); // Configurare RX pentru UART0
17.
18.
          PORTA->PCR[2] = ~PORT_PCR_MUX_MASK;
          PORTA->PCR[2] = PORT PCR ISF_MASK | PORT PCR MUX(2); // Configurare TX pentru UART0
19.
20.
21.
         UARTO->C2 &= ~((UARTO_C2_RE_MASK) | (UARTO_C2_TE_MASK));
22.
23.
          //Configurare Baud Rate
24.
          uint32_t osr = 4; // Over-Sampling Rate (numarul de esantioane luate per bit-time)
25.
26.
27.
          //SBR - vom retine valoarea baud rate-ului calculat pe baza frecventei ceasului de sistem
         //
                                       b16 b15 b14 [b13 b12 b11 b10 b09
                                                                                          b08 b07 b06
b05 b04 b03 b02 b01] &
29.
         // 0x1F00 -
                                                                                     1
                                                                                            0
                                                                             1
                                                                                 1
0 0
        0 0 0
30.
         //
                        0
                            0
                                0
                                     b13 b12 b11 b10 b09
                                                                         0
                                                                             0
                                                                                         0 >> 8
31.
               BDH -
                        0
                            0
                               0
                                     b13 b12 b11 b10 b09
              BDL -
                       b08 b07 b06 b05 b04 b03 b02 b01
32.
33.
34.
         uint32_t sbr = 48000000UL / ((osr*4) * baud_rate);
          uint8 t temp = UARTO->BDH & ~(UARTO BDH SBR(0x1F));
35.
         UARTO->BDH = temp | UARTO_BDH_SBR(((sbr & 0x1F00)>> 8));
36.
37.
         UARTO->BDL = (uint8_t)(sbr & UART_BDL_SBR_MASK);
38.
         UARTO->C4 = UARTO_C4_OSR(osr);
39.
40.
41.
          //Setare numarul de biti de date la 8 si fara bit de paritate
42.
         UART0 \rightarrow C1 = 0;
43.
44.
         //Dezactivare intreruperi la transmisie
45.
         UARTO->C2 = UARTO_C2_TIE(0);
46.
         UARTO->C2 |= UARTO_C2_TCIE(0);
47.
```

În registrul SIM\_SOPT2(System Options Register 2) setăm pe 01 câmpul UART0SRC(biții 27-26) pentru selectarea ca sursă de ceas a modulului MCGFLLCLK.

| 27-26<br>UARTOSRC | UARTO clock source select                                          |
|-------------------|--------------------------------------------------------------------|
|                   | Selects the clock source for the UART0 transmit and receive clock. |
|                   | 00 Clock disabled                                                  |
|                   | 01 MCGFLLCLK clock or MCGPLLCLK/2 clock                            |
|                   | 10 OSCERCLK clock                                                  |
|                   | 11 MCGIRCLK clock                                                  |

În registrul SIM\_SCGC4(System Clock Gating Control Register 4) setăm pe 1 câmpul UART0(bitul 10) pentru activarea ceasului pentru acest modul, folosind masca SIM\_SCGC4\_UART0\_MASK. Masca are valoarea 0x400(1024 în zecimal), adică are setat pe 1 al 10-lea bit(UART0).

SIM->SCGC4 |= SIM\_SCGC4\_UART0\_MASK;

| 10    | UARTO Clock Gate Control                              |  |  |  |  |  |  |  |  |
|-------|-------------------------------------------------------|--|--|--|--|--|--|--|--|
| UART0 |                                                       |  |  |  |  |  |  |  |  |
|       | This bit controls the clock gate to the UART0 module. |  |  |  |  |  |  |  |  |
|       |                                                       |  |  |  |  |  |  |  |  |
|       | 0 Clock disabled                                      |  |  |  |  |  |  |  |  |
|       | 1 Clock enabled                                       |  |  |  |  |  |  |  |  |

În registrul SIM\_SCGC5(System Clock Gating Control Register 5) setăm pe 1 câmpul PORTA(bitul 9) pentru activarea ceasului acestui port, folosind masca SIM\_SCGC5\_PORTA\_MASK. Masca are valoarea 0x200(512 în zecimal), adică are setat pe 1 al 9-lea bit(PORTA).

SIM->SCGC5 |= SIM\_SCGC5\_PORTA\_MASK;

| 9<br>PORTA | Port A Clock Gate Control  This bit controls the clock gate to the Port A module. |
|------------|-----------------------------------------------------------------------------------|
|            | 0 Clock disabled<br>1 Clock enabled                                               |

În regiștrii de control ai pinilor 1 și 2 din portul A (PORTA\_PCR1/PORTA\_PCR2), setăm câmpul MUX(biții 10-8) pe valoarea 2, care înseamnă folosirea acestora în modulul de UART0 (RX/TX).

| 1 | PTA1 | 27 | TSI0_CH2 | PTA1 | UARTO_RX |
|---|------|----|----------|------|----------|
| ] | PTA2 | 28 | TSI0_CH3 | PTA2 | UARTO_TX |





#### UARTx\_BDH field descriptions



#### UARTx\_BDL field descriptions

Având în vedere că baud rate-ul nostru este 115200 și over sampling rateul(osr) este 4, formula pentru calcularea câmpului SBR am modificat-o astfel încât să respectăm valorile SBR-ului, aferenet baud rate-ului și setărilor Putty:

| 4–0<br>SBR | Baud Rate Modulo Divisor.                                                                                                                                                                            |
|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            | The 13 bits in SBR[12:0] are referred to collectively as BR, and they set the modulo divide rate for the baud rate generator. When BR is 1 - 8191, the baud rate equals baud clock / ((OSR+1) × BR). |

Portul serial este setat implicit cu 8 biți date, niciun bit de paritate și un bit de stop.

| 1  | Parity Enable                                                                                                                                                                                                                                                                     |
|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| PE | Party Chaple                                                                                                                                                                                                                                                                      |
| "" | Enables hardware parity generation and checking. When parity is enabled, the bit immediately before the stop bit is treated as the parity bit.                                                                                                                                    |
|    | No hardware parity generation or checking.     Parity enabled.                                                                                                                                                                                                                    |
| 0  | Parity Type                                                                                                                                                                                                                                                                       |
| PT |                                                                                                                                                                                                                                                                                   |
|    | Provided parity is enabled ( $PE = 1$ ), this bit selects even or odd parity. Odd parity means the total number of 1s in the data character, including the parity bit, is odd. Even parity means the total number of 1s in the data character, including the parity bit, is even. |
|    | 0 Even parity.                                                                                                                                                                                                                                                                    |
|    | 1 Odd parity.                                                                                                                                                                                                                                                                     |

| 4<br>M | 9-Bit or 8-Bit Mode Select                                              |
|--------|-------------------------------------------------------------------------|
|        | Receiver and transmitter use 8-bit data characters.                     |
|        | <ol> <li>Receiver and transmitter use 9-bit data characters.</li> </ol> |

#### Address: Base address + 2h offset

| Bit           | 7     | 6      | 5    | 4 | 3    | 2   | 1  | 0  |   |
|---------------|-------|--------|------|---|------|-----|----|----|---|
| Read<br>Write | LOOPS | DOZEEN | RSRC | M | WAKE | ILT | PE | PT | 1 |
| Reset         | 0     | 0      | 0    | 0 | 0    | 0   | 0  | 0  | 1 |

Activăm transmiterea prin UART prin setarea câmpului TE(Transmitter Enable) din UART0\_C2 pe valoarea 1 cu ajutorul măștii UART\_C2\_TE\_MASK și activăm recepția prin UART prin setarea câmpului RE (Receiver Enable) din UART0 C2 pe valoarea 1 cu ajutorul măștii UART C2 RE MASK.

| 7   | Transmit Interrupt Enable for TDRE                                                                                                                                                                |  |  |  |  |  |  |  |  |  |
|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|--|
| TIE | Hardware interrupts from TDRE disabled; use polling.                                                                                                                                              |  |  |  |  |  |  |  |  |  |
|     | Hardware interrupt requested when TDRE flag is 1.                                                                                                                                                 |  |  |  |  |  |  |  |  |  |
|     | I hardware interrupt requested when TDNE liag is 1.                                                                                                                                               |  |  |  |  |  |  |  |  |  |
| 3   | Transmitter Enable                                                                                                                                                                                |  |  |  |  |  |  |  |  |  |
| TE  | TE must be 1 to use the UART transmitter. When TE is set, the UART forces the UART _TX pin to act as an output for the UART system.                                                               |  |  |  |  |  |  |  |  |  |
|     | When the UART is configured for single-wire operation (LOOPS = RSRC = 1), TXDIR controls the direction of traffic on the single UART communication line ( UART _TX pin).                          |  |  |  |  |  |  |  |  |  |
|     | TE can also queue an idle character by clearing TE then setting TE while a transmission is in progress.                                                                                           |  |  |  |  |  |  |  |  |  |
|     | When TE is written to 0, the transmitter keeps control of the port UART _TX pin until any data, queued idle, or queued break character finishes transmitting before allowing the pin to tristate. |  |  |  |  |  |  |  |  |  |
|     | 0 Transmitter disabled.                                                                                                                                                                           |  |  |  |  |  |  |  |  |  |
|     | 1 Transmitter enabled.                                                                                                                                                                            |  |  |  |  |  |  |  |  |  |
| 2   | Receiver Enable                                                                                                                                                                                   |  |  |  |  |  |  |  |  |  |
| RE  | When the UART receiver is off or LOOPS is set, the UART _RX pin is not used by the UART .                                                                                                         |  |  |  |  |  |  |  |  |  |
|     | When RE is written to 0, the receiver finishes receiving the current character (if any).                                                                                                          |  |  |  |  |  |  |  |  |  |
|     | 0 Receiver disabled.                                                                                                                                                                              |  |  |  |  |  |  |  |  |  |
|     | 1 Receiver enabled.                                                                                                                                                                               |  |  |  |  |  |  |  |  |  |
|     |                                                                                                                                                                                                   |  |  |  |  |  |  |  |  |  |

Funcția *UARTO\_Trasmit* are rolul de a transmite serial caracterul transmis ca parametru.

#### 39.2.5 UART Status Register 1 (UARTx\_S1)



**UARTx\_D** field descriptions

Funcția *UARTO\_receive* are rolul de a primi serial date.

Functia *UARTO\_IRQHandler* are rolul de a transmite datele cu majuscule și de a seta flag-ul flag\_switch care schimbă secvența GPIO atunci când se primește orice caracter:

```
1. void UARTO_IRQHandler(void) {
                    if(UART0->S1 & UART0_S1_RDRF_MASK) {
3.
4.
                              c = UART0->D;
5.
                              if(flag_swich==0){
                                         flag_swich=1;
6.
7.
8.
                              else{
9.
                                        flag swich=0;
10.
                              }
11.
12.
13.
                    if(c >= 'a' && c <= 'z') {
14.
                              UART0_Transmit(c - 'a' + 'A');
                    else if ( c >= 'A' && c <= 'Z') {
16.
                              UARTO_Transmit(c - 'A' + 'a');
17.
18.
19.
                    else if(c == 0X0D) {
20.
                              UART0_Transmit(0X0D);
21.
                              UART0_Transmit(0X0A);
22.
                    }
23. }
24.
```

#### 4.1.2. Inițializarea modului GPIO

Pentru aplicația noastră avem nevoie de 3 LED-uri: roșu (Red), verde (Green), albastru (Blue) și negru (Black) care semnifică faptul că toate becurile sunt stinse.

```
1. #define RED_LED_PIN (18) // PORT B
2. #define GREEN_LED_PIN (19) // PORT B
3. #define BLUE_LED_PIN (1) // PORT D
4.
```



Funcția *OutputPIN\_Init* are rolul de a inițializa modulul GPIO pentru a controla aprinderea/stingerea celor 3 LED-uri.

```
1. void OutputPIN_Init(void){
2.
          SIM SCGC5 |= SIM SCGC5 PORTB MASK | SIM SCGC5 PORTD MASK;
3.
4.
          // --- RED LED ---
 5.
 6.
7.
          // Utilizare GPIO ca varianta de multiplexare
          PORTB->PCR[RED_LED_PIN] &= ~PORT_PCR_MUX_MASK;
8.
9.
          PORTB->PCR[RED_LED_PIN] |= PORT_PCR_MUX(1);
10.
11.
          // Configurare pin pe post de output
12.
          GPIOB_PDDR |= (1<<RED_LED_PIN);</pre>
13.
          // Stingerea LED-ului (punerea pe 0 logic)
14.
          GPIOB PSOR |= (1<<RED_LED_PIN);
15.
16.
          // --- GREEN LED ---
17.
18.
19.
          // Utilizare GPIO ca varianta de multiplexare
20.
          PORTB->PCR[GREEN LED PIN] &= ~PORT PCR MUX MASK;
21.
          PORTB->PCR[GREEN_LED_PIN] |= PORT_PCR_MUX(1);
22.
23.
          // Configurare pin pe post de output
          GPIOB PDDR = (1<<GREEN LED PIN);
24.
25.
          // Stingerea LED-ului (punerea pe 0 logic)
26.
27.
          GPIOB_PSOR |= (1<<GREEN_LED_PIN); //scriu 1 stinge ledul</pre>
28.
29.
          // --- BLUE LED ---
30.
          // Utilizare GPIO ca varianta de multiplexare
31.
32.
          PORTD->PCR[BLUE_LED_PIN] &= ~PORT_PCR_MUX_MASK;
33.
          PORTD->PCR[BLUE_LED_PIN] |= PORT_PCR_MUX(1);
34.
35.
          // Configurare pin pe post de output
36.
          GPIOD PDDR |= (1<<BLUE LED PIN);</pre>
37.
38.
          // Stingerea LED-ului (punerea pe 0 logic)
39.
          GPIOD_PSOR |= (1<<BLUE_LED_PIN); //set e stins</pre>
40.
41. }
```

Se activează semnalul de ceas pentru pinii folosiți în cadrul fiecărui LED:

SIM\_SCGC5 |= SIM\_SCGC5\_PORTB\_MASK | SIM\_SCGC5\_PORTD\_MASK;

| 10<br>PORTB | Port B Clock Gate Control                              |
|-------------|--------------------------------------------------------|
|             | This bit controls the clock gate to the Port B module. |
|             | 0 Clock disabled<br>1 Clock enabled                    |

#### Utilizăm GPIO ca variantă de multiplexare pentru pinii corespunzători:

```
19.
            // Utilizare GPIO ca varianta de multiplexare
20.
           PORTB->PCR[GREEN LED PIN] &= ~PORT PCR MUX MASK;
21.
           PORTB->PCR[GREEN_LED_PIN] |= PORT_PCR_MUX(1);
      10-8
                 Pin Mux Control
      MUX
                  Not all pins support all pin muxing slots. Unimplemented pin muxing slots are reserved and may result in
                  configuring the pin for a different pin muxing slot.
                  The corresponding pin is configured in the following pin muxing slot as follows:
                  000 Pin disabled (analog).
                  001 Alternative 1 (GPIO).
                  010 Alternative 2 (chip-specific).
                  011 Alternative 3 (chip-specific).
                  100 Alternative 4 (chip-specific).
                  101 Alternative 5 (chip-specific).
                  110 Alternative 6 (chip-specific).
                 111 Alternative 7 (chip-specific).
```

#### Configurăm pinii pe post de output:

```
35. // Configurare pin pe post de output
36. GPIOD_PDDR |= (1<<BLUE_LED_PIN);

Address: Base address + 14h offset

Bit 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
```

| DIL   | 31 | 30 | 29 | 20 | 21 | 20 | 25 | 24 | 23 | ~~ | 21 | 20 | 19 | 10 | 17 | 10 | 15 | 14 | 13 | 12 |   | 10 | 9 | 0 | / | 0 | 9 | 4 | 3 | ~ |   | U |
|-------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|----|---|---|---|---|---|---|---|---|---|---|
| R     |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | DI | חח |    |    |    |   |    |   |   |   |   |   |   |   |   |   |   |
| w     |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | FL | טי |    |    |    |   |    |   |   |   |   |   |   |   |   |   |   |
| Reset | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0 | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |

#### GPIOx\_PDDR field descriptions

| Field | Description                                                                                                                                                             |  |  |  |
|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| PDD   | Port Data Direction  Configures individual port pins for input or output.                                                                                               |  |  |  |
|       | <ul> <li>0 Pin is configured as general-purpose input, for the GPIO function.</li> <li>1 Pin is configured as general-purpose output, for the GPIO function.</li> </ul> |  |  |  |

# Stingerea ledului constă în punerea pe 0 logic a pinilor:

```
// Stingerea LED-ului (punerea pe 0 logic)
15.    GPIOB_PSOR |= (1<<RED_LED_PIN);</pre>
```

Funcția *Control\_RGB\_LEDs* are rolul de a aprinde/stinge un LED. LED-urile sunt configurate să se stingă/aprindă după un interval de 1190 ms, perioadă care a fost inițializată folosind canalul 1 din PIT.

```
1. void Control_RGB_LEDs(uint8_t red, uint8_t green, uint8_t blue) {
```

```
// Setare sau stinge LED-ul rosu
4.
       if (red) {
           GPIOB PCOR |= (1 << RED LED PIN); // Seteaza pinul
5.
6.
7.
                   else {
         GPIOB_PSOR |= (1 << RED_LED_PIN); // Stinge pinul
8.
9.
10.
       // Setare sau stinge LED-ul verde
11.
       if (green) {
            GPIOB_PCOR |= (1 << GREEN_LED_PIN); // Seteaza pinul</pre>
13.
14.
15.
           GPIOB PSOR |= (1 << GREEN LED PIN); // Stinge pinul
16.
17.
18.
19.
       // Setare sau stinge LED-ul albastru
20.
       if (blue) {
           GPIOD PCOR |= (1 << BLUE LED PIN); // Seteaza pinul</pre>
22.
23.
                   else {
          GPIOD_PSOR |= (1 << BLUE_LED_PIN); // Stinge pinul</pre>
25.
26.
27. }
```

#### Controlul LED-ului **roșu**:

- Dacă valoarea variabilei red nu este zero (adevărat), se șterge (se setează la
  0) bitul corespunzător în registrul GPIOB\_PCOR. Acest lucru activează
  LED-ul roșu.
- Dacă valoarea variabilei **red** este zero (fals), se setează (se setează la 1) bitul corespunzător în registrul GPIOB\_PSOR. Acest lucru dezactivează LED-ul roșu.

#### Controlul LED-ului verde:

• Logica similară cu cea pentru LED-ul roșu, dar aplicată LED-ului verde pe GPIOB.

#### Controlul LED-ului albastru:

- Dacă valoarea variabilei blue nu este zero (adevărat), se șterge (se setează la
  0) bitul corespunzător în registrul GPIOD\_PCOR. Acest lucru activează
  LED-ul albastru.
- Dacă valoarea variabilei **blue** este zero (fals), se setează (se setează la 1) bitul corespunzător în registrul GPIOD\_PSOR. Acest lucru dezactivează LED-ul albastru.

#### 4.1.3. Inițializarea modului PIT

Funcția *PIT\_Init* inițializeaza perifericul PIT, mai exact cele 2 canale ale sale:

```
1. void PIT_Init(void) {
         // Activarea semnalului de ceas pentru perifericul PIT
4.
         SIM->SCGC6 |= SIM_SCGC6_PIT_MASK;
         // Utilizarea semnalului de ceas pentru tabloul de timere
5.
6.
         PIT_MCR &= ~PIT_MCR MDIS MASK;
7.
         // Oprirea decrementarii valorilor numaratoarelor in modul debug
         PIT->MCR = PIT_MCR_FRZ_MASK;
8.
         // Setarea valoarea numaratorului de pe canalul 0 la o perioada de 1,119 secunde pt led-
9.
uri
         PIT->CHANNEL[1].LDVAL = 56879999;
11.
         //jumatate de secuda pentru adc
         PIT->CHANNEL[0].LDVAL = 23999999;
12.
13.
14.
     // Activarea întreruperilor pe canalul 0 si 1
         PIT->CHANNEL[0].TCTRL |= PIT_TCTRL_TIE_MASK;
15.
         PIT->CHANNEL[1].TCTRL |= PIT_TCTRL_TIE_MASK;
16.
17.
         // Activarea timerului de pe canalul 0 si 1
18.
19.
         PIT->CHANNEL[0].TCTRL |= PIT_TCTRL_TEN_MASK;
         PIT->CHANNEL[1].TCTRL |= PIT_TCTRL_TEN_MASK;
20.
21.
22.
         // Activarea întreruperii mascabile si setarea prioritatiis
23.
         NVIC_ClearPendingIRQ(PIT_IRQn);
24.
         NVIC_SetPriority(PIT_IRQn,5);
25.
         NVIC_EnableIRQ(PIT_IRQn);
26. }
27.
```

Se activează semnalul de ceas folosind masca SIM SCGC6 PIT MASK:

```
SIM->SCGC6 /= SIM_SCGC6_PIT_MASK;
```

S-a setat semnalul de ceas pentru tabloul de timere(*PIT\_MCR* &= ~*PIT\_MCR\_MDIS\_MASK*;) și s-a oprit decrementarea valorii numărătoarelor în modul debug(*PIT->MCR |= PIT\_MCR\_FRZ\_MASK*;):

|            | TT_MOTT field descriptions                                                                                                            |  |  |
|------------|---------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Field      | Description                                                                                                                           |  |  |
| 0-28       | This field is reserved.                                                                                                               |  |  |
| Reserved   | This read-only field is reserved and always has the value 0.                                                                          |  |  |
| 29         | This field is reserved.                                                                                                               |  |  |
| Reserved   |                                                                                                                                       |  |  |
| 30<br>MDIS | Module Disable - (PIT section)                                                                                                        |  |  |
|            | Disables the standard timers. The RTI timer is not affected by this field. This field must be enabled before any other setup is done. |  |  |
|            | Clock for standard PIT timers is enabled.                                                                                             |  |  |
|            | Clock for standard PIT timers is disabled.                                                                                            |  |  |
| 31<br>FRZ  | Freeze                                                                                                                                |  |  |
|            | Allows the timers to be stopped when the device enters the Debug mode.                                                                |  |  |
|            | 0 Timers continue to run in Debug mode.                                                                                               |  |  |
|            | 1 Timers are stopped in Debug mode.                                                                                                   |  |  |

PIT\_MCR field descriptions

S-au setat valorile celor 2 canale ce semnifică perioada de timp pentru întreruperile timer-ului, astfel:

- Canalul 1 a fost folosit pentru controlul LED-urilor și setat la 56879999(calculată folosind formula: LDVAL = Durată \* Frecvență\_ceas 1) care înseamnă 1119 ms;
- Canalul 0 a fost folosit pentru modulul ADC și este setat la 23999999(calculată folosind formula: LDVAL = Durată \* Frecvență ceas 1) care înseamnă 0,5 s.

Cele 2 timere generează întreruperi la perioadele de timp setate în registrul LDVAL. Ele își încarcă în acest registru valoarea, scade până la 0 și apoi își încarcă valoarea de start înapoi. Mereu când un timer ajunge la 0, acesta va genera un impuls de întrerupere și va seta flag-ul de întrerupere.

Apoi, am activat întreruperile(TCTRL\_TIE) și timer-ul(TCTRL\_TEN) pe ambele canale folosindu-ne de registrul TCTRL (Timer Control Register) care conține bitul de control pentru fiecare timer în parte.

| 30<br>TIE | Timer Interrupt Enable                                                                                                                                                                 |
|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| lle lle   | When an interrupt is pending, or, TFLGn[TIF] is set, enabling the interrupt will immediately cause an interrupt event. To avoid this, the associated TFLGn[TIF] must be cleared first. |
|           | Interrupt requests from Timer n are disabled.                                                                                                                                          |
|           | Interrupt will be requested whenever TIF is set.                                                                                                                                       |
| 31        | Timer Enable                                                                                                                                                                           |
| TEN       | Enables or disables the timer.                                                                                                                                                         |
|           | 0 Timer n is disabled.                                                                                                                                                                 |
|           | 1 Timer n is enabled.                                                                                                                                                                  |

Funcția *PIT\_IRQHandler* este apelată atunci când se declanșează întreruperea de către modulul PIT:

```
1. void PIT_IRQHandler(void) {
         if(PIT->CHANNEL[0].TFLG & PIT_TFLG_TIF_MASK) {
3.
                    ADC0->SC1[0] |= ADC_SC1_AIEN_MASK;
4.
                    PIT->CHANNEL[0].TFLG &= PIT TFLG TIF MASK;
5.
6.
7.
          if(PIT->CHANNEL[1].TFLG & PIT_TFLG_TIF_MASK){
                    PIT->CHANNEL[1].TFLG &= PIT TFLG TIF MASK;
8.
9.
10.
11.
         if(flag_swich==0){
12.
13.
                   switch (ledState) {
14.
                                                  case 0: // Red
```

```
15.
                                                                        Control_RGB_LEDs(1, 0, 0);
16.
17.
                                                   case 1: // Green
                                                                        Control RGB LEDs(0, 1, 0);
18.
                                                                        break;
19.
20.
                                                   case 2: // Blue
21.
                                                                        Control_RGB_LEDs(0, 0, 1);
22.
                                                                        break;
23.
                                                   default: // Turn off LEDs -- Black
                                                                        Control RGB LEDs(0, 0, 0);
24.
25.
                                                                        break;
26.
27.
28.
          else{
29.
                    switch (ledState) {
30.
                                                   case 0: // blue
                                                                        Control_RGB_LEDs(0, 0, 1);
31.
32.
                                                                        break;
33.
                                                   case 1: // Green
34.
                                                                        Control RGB LEDs(0, 1, 0);
35.
                                                                        break;
                                                   case 2: // red
36.
37.
                                                                        Control_RGB_LEDs(1, 0, 0);
38.
                                                                        break;
                                                   default: // Turn off LEDs -- Black
39.
40.
                                                                        Control_RGB_LEDs(0, 0, 0);
41.
                                                                        break;
42.
        }
43.
44.
45.
        // Increment LED state
46.
        ledState++;
47.
        // Check for overflow
48.
49.
        if (ledState > 3) {
50.
            ledState = 0;
51.
        }
          }
52.
53. }
54.
```

Se verifică dacă întreruperea a fost declanșată pentru canalul 0 al PIT, apoi se setează un bit pentru controlul ADC și se șterge flag-ul de întrerupere pentru canalul 0 al PIT-ului:

După se verifică dacă întreruperea a fost declanșată pentru canalul 1 al PIT, apoi se șterge flag-ul de întrerupere pentru canalul 1 al PIT-ului și începe schimbarea culorii LED-urilor în funcție de flag-ul flag\_switch(1=RGB și 0=BGR) și în funcție de starea curentă a variabilei ledState.

#### PIT\_TFLGn field descriptions

| Field | Description                                                                                                                                                                                       |  |  |
|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
|       | This field is reserved. This read-only field is reserved and always has the value 0.                                                                                                              |  |  |
| 1     | Timer Interrupt Flag  Sets to 1 at the end of the timer period. Writing 1 to this flag clears it. Writing 0 has no effect. If enabled, or, when TCTRLn[TIE] = 1, TIF causes an interrupt request. |  |  |
|       | 0 Timeout has not yet occurred. 1 Timeout has occurred.                                                                                                                                           |  |  |

# 4.1.4. Inițializarea modului ADC și prelucrarea datelor înregistrate de către senzor

Setarea canalului pentru senzorul de sunet și inițializarea unor variabile:

```
    #define ADC_CHANNEL (11) // PORT C PIN 2
    volatile uint8_t flag=0;
    uint8_t analog_input=0;
```

| 1.00 | ſ | J10 10 | A4 | PTC2 | 57 | ADC0_SE11/TSI0_CH15 | PTC2 | I2C1_SDA | FTM0_CH1 |
|------|---|--------|----|------|----|---------------------|------|----------|----------|
|------|---|--------|----|------|----|---------------------|------|----------|----------|

#### Inițializarea modului ADC:

```
1. void ADC0_Init() {
3.
          // Activarea semnalului de ceas pentru modulul periferic ADC
4.
          SIM->SCGC6 |= SIM_SCGC6_ADC0_MASK;
 5.
 6.
          // Functia de calibrare
7.
          ADCO_Calibrate();
8.
9.
          ADC0 \rightarrow CFG1 = 0 \times 00;
10.
11.
          // Selectarea modului de conversie pe 8 biti single-ended --> MODE
          // Selectarea sursei de ceas pentru generarea ceasului intern --> ADICLK
12.
          // Selectarea ratei de divizare folosit de periferic pentru generarea ceasului intern -->
13.
ADIV
14.
          // Set ADC clock frequency fADCK less than or equal to 4 MHz (PG. 494)
15.
          ADC0->CFG1 = ADC_CFG1_MODE(0)
                                                                         ADC CFG1 ADICLK(0)
16.
                                                                         ADC_CFG1_ADIV(2);
17.
18.
          // DIFF = 0 --> Conversii single-ended (PG. 464)
19.
20.
          ADCO -> SC1[O] = OxOO;
21.
          ADC0 - > SC3 = 0 \times 00;
22.
23.
          // Selectarea modului de conversii continue,
24.
          // pentru a-l putea folosi in tandem cu mecanismul de intreruperi
25.
          ADCO->SC3 |= ADC_SC3_ADCO_MASK;
26.
27.
          // Activarea subsistemului de conversie prin aproximari succesive pe un anumit canal
(PG.464)
28.
          ADC0->SC1[0] |= ADC_SC1_ADCH(ADC_CHANNEL);
29.
          // Enables conversion complete interrupts
```

```
30. ADC0->SC1[0] |= ADC_SC1_AIEN_MASK;
31.
32. NVIC_ClearPendingIRQ(ADC0_IRQn);
33. NVIC_EnableIRQ(ADC0_IRQn);
34. //NVIC_DisableIRQ(ADC0_IRQn);
35. }
```

# S-a setat modul pe 8 biți single-ended când DIFF=0:

#### ADC\_CFG1\_MODE(0)

|             | Long dumple time.                                                                                                                                                                                                         |  |  |  |  |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 3–2<br>MODE | Conversion mode selection                                                                                                                                                                                                 |  |  |  |  |
|             | Selects the ADC resolution mode.                                                                                                                                                                                          |  |  |  |  |
|             | 00 When DIFF=0:lt is single-ended 8-bit conversion; when DIFF=1, it is differential 9-bit conversion with<br>2's complement output.                                                                                       |  |  |  |  |
|             | 01 When DIFF=0:It is single-ended 12-bit conversion; when DIFF=1, it is differential 13-bit conversion with 2's complement output.                                                                                        |  |  |  |  |
|             | 10 When DIFF=0:It is single-ended 10-bit conversion; when DIFF=1, it is differential 11-bit conversion with 2's complement output.                                                                                        |  |  |  |  |
|             | 11 When DIFF=0:It is single-ended 16-bit conversion; when DIFF=1, it is differential 16-bit conversion<br>with 2's complement output.                                                                                     |  |  |  |  |
|             |                                                                                                                                                                                                                           |  |  |  |  |
| 5           | Differential Mode Enable                                                                                                                                                                                                  |  |  |  |  |
| DIFF        | Configures the ADC to operate in differential mode. When enabled, this mode automatically selects from the differential channels, and changes the conversion algorithm and the number of cycles to complete a conversion. |  |  |  |  |
|             | O Single-ended conversions and input channels are selected.                                                                                                                                                               |  |  |  |  |
|             | Differential conversions and input channels are selected.                                                                                                                                                                 |  |  |  |  |

#### S-a setat ca sursă de ceas bus clock:

#### ADC\_CFG1\_ADICLK(0)

| 1-0    | put Clock Select                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |  |
|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| ADICLK | Selects the input clock source to generate the internal clock, ADCK. Note that when the ADACK clock source is selected, it is not required to be active prior to conversion start. When it is selected and it is not active prior to a conversion start, when CFG2[ADACKEN]=0, the asynchronous clock is activated at the start of a conversion and deactivated when conversions are terminated. In this case, there is an associated clock startup delay each time the clock source is re-activated. |  |  |  |  |
|        | 00 Bus clock                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |  |  |
|        | 01 (Bus clock)/2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |  |
|        | 10 Alternate clock (ALTCLK)                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |  |  |
|        | 11 Asynchronous clock (ADACK)                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |  |

#### și ca rată de divizare:

#### ADC\_CFG1\_ADIV(2)

|     | 6–5  | Clo | ck Divide Select                                                                |
|-----|------|-----|---------------------------------------------------------------------------------|
|     | ADIV | ADI | V selects the divide ratio used by the ADC to generate the internal clock ADCK. |
|     |      |     |                                                                                 |
|     |      | 00  | The divide ratio is 1 and the clock rate is input clock.                        |
|     |      | 01  | The divide ratio is 2 and the clock rate is (input clock)/2.                    |
|     |      | 10  | The divide ratio is 4 and the clock rate is (input clock)/4.                    |
|     |      | 11  | The divide ratio is 8 and the clock rate is (input clock)/8.                    |
| - 1 |      |     |                                                                                 |

#### Activăm conversiile single-ended.



ADCx\_SC1n field descriptions

Activăm întreruperile la terminarea conversiilor:

 $ADC0->SC1[0] /= ADC\_SC1\_AIEN\_MASK;$ 

| Intervent Cachie                                                                                                           | 1                                                                    |
|----------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|
| Interrupt Enable                                                                                                           | 1                                                                    |
|                                                                                                                            | ı                                                                    |
| Enables conversion complete interrupts. When COCO becomes set while the respective AIEN is high, an interrupt is asserted. |                                                                      |
| 0 Conversion complete interrupt is disabled.                                                                               | I                                                                    |
| Conversion complete interrupt is enabled.                                                                                  |                                                                      |
|                                                                                                                            | interrupt is asserted.  0 Conversion complete interrupt is disabled. |

Ne asigurăm că registrul de status și control 3 este 0 înainte de a face calibrările necesare:



19

Activăm conversiile continue pentru a-l putea folosi cu mecanismul de întreruperi:

ADC0->SC3 /= ADC\_SC3\_ADCO\_MASK;

| 3<br>ADCO | Continuous Conversion Enable                                                                                                                    |
|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 7.500     | Enables continuous conversions.                                                                                                                 |
|           | One conversion or one set of conversions if the hardware average function is enabled, that is,<br>AVGE=1, after initiating a conversion.        |
|           | 1 Continuous conversions or sets of conversions if the hardware average function is enabled, that is,<br>AVGE=1, after initiating a conversion. |

#### Selectăm canalul specific senzorului (11 pentru senzorul de sunet): $ADC0->SC1[0] /= ADC\_SC1\_ADCH(ADC\_CHANNEL);$

| 4–0<br>ADCH | Input channel select                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|-------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ADCH        | Selects one of the input channels. The input channel decode depends on the value of DIFF. DAD0-DAD3 are associated with the input pin pairs DADPx and DADMx.                                                                                                                                                                                                                                                                                                                                                                                                         |
|             | NOTE: Some of the input channel options in the bitfield-setting descriptions might not be available for your device. For the actual ADC channel assignments for your device, see the Chip Configuration details.                                                                                                                                                                                                                                                                                                                                                     |
|             | The successive approximation converter subsystem is turned off when the channel select bits are all set, that is, ADCH = 11111. This feature allows explicit disabling of the ADC and isolation of the input channel from all sources. Terminating continuous conversions this way prevents an additional single conversion from being performed. It is not necessary to set ADCH to all 1s to place the ADC in a low-power state when continuous conversions are not enabled because the module automatically enters a low-power state when a conversion completes. |
|             | 00000 When DIFF=0, DADP0 is selected as input; when DIFF=1, DAD0 is selected as input. 00001 When DIFF=0, DADP1 is selected as input; when DIFF=1, DAD1 is selected as input. 00010 When DIFF=0, DADP2 is selected as input; when DIFF=1, DAD2 is selected as input.                                                                                                                                                                                                                                                                                                 |
|             | 00010 When DIFF=0, DADP3 is selected as input; when DIFF=1, DAD3 is selected as input.  00100 When DIFF=0, AD4 is selected as input; when DIFF=1, it is reserved.                                                                                                                                                                                                                                                                                                                                                                                                    |
|             | 00101 When DIFF=0, AD5 is selected as input; when DIFF=1, it is reserved.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |

Funcția de calibrare pentru conversii ale modulului ADC, conform manualului de referință al platformei doar că s-a setat modul pe 8 biți single-ended:

#### ADC\_CFG1\_MODE(0)

```
1. int ADC0_Calibrate() {
3.
         // ===== For best calibration results =====
4.
         ADC0_CFG1 |= ADC_CFG1_MODE(0)
                                                                               // 8 bits mode
5.
                    ADC_CFG1_ADICLK(1) | // Input Bus Clock divided by 2
6.
7.
                    ADC_CFG1_ADIV(3); // Clock divide by 8
8.
          // The calibration will automatically begin if the SC2[ADTRG] is 0. (PG. 495)
9.
10.
         ADC0->SC2 &= ~ADC SC2 ADTRG MASK;
11.
```

```
// Set hardware averaging to maximum, that is, SC3[AVGE]=1 and SC3[AVGS]=0x11 for an
average of 32 (PG. 494)
         ADCO->SC3 |= (ADC_SC3_AVGE_MASK | ADC_SC3_AVGS(3));
14.
          // To initiate calibration, the user sets SC3[CAL] (PG. 495)
15.
16.
          ADC0->SC3 = ADC_SC3_CAL_MASK;
17.
          // At the end of a calibration sequence, SC1n[COCO] will be set (PG. 495)
18.
19.
         while(!(ADCO->SC1[0] & ADC_SC1_COCO_MASK));
20.
         // At the end of the calibration routine, if SC3[CALF] is not
21.
22.
          // set, the automatic calibration routine is completed successfully. (PG. 495)
23.
         if(ADC0->SC3 & ADC_SC3_CALF_MASK){
24.
                    return (1);
25.
26.
27.
          // ===== CALIBRATION FUNCTION (PG.495) =====
28.
29.
         // 1. Initialize or clear a 16-bit variable in RAM.
30.
         uint16 t calibration var = 0x0000;
31.
          // 2. Add the plus-side calibration results CLP0, CLP1, CLP2, CLP3, CLP4, and CLPS to the
32.
variable.
33.
          calibration_var += ADC0->CLP0;
34.
          calibration_var += ADC0->CLP1;
35.
          calibration_var += ADC0->CLP2;
          calibration_var += ADC0->CLP3;
36.
          calibration_var += ADC0->CLP4;
37.
38.
          calibration_var += ADCO->CLPS;
39.
40.
          // 3. Divide the variable by two.
41.
          calibration_var /= 2;
42.
43.
          // 4. Set the MSB of the variable.
         calibration_var |= 0x8000;
44.
45.
          // 5. Store the value in the plus-side gain calibration register PG.
46.
47.
         ADCO->PG = ADC_PG_PG(calibration_var);
48.
49.
          // 6. Repeat the procedure for the minus-side gain calibration value.
50.
          calibration var = 0 \times 0000;
51.
52.
          calibration_var += ADCO->CLMO;
          calibration_var += ADCO->CLM1;
53.
          calibration_var += ADCO->CLM2;
54.
55.
          calibration_var += ADC0->CLM3;
56.
          calibration_var += ADC0->CLM4;
57.
          calibration_var += ADCO->CLMS;
58.
59.
          calibration_var /= 2;
60.
61.
          calibration_var = 0x8000;
62.
          ADCO->MG = ADC_MG_MG(calibration_var);
63.
64.
65.
          // Incheierea calibrarii
         ADC0->SC3 &= ~ADC_SC3_CAL_MASK;
66.
67.
          return (0);
68.
69. }
70.
```

#### Funcția *ADC0\_Read* citește valori de la senzorul de sunet analogic:

```
1. uint8_t ADC0_Read(){
         // A conversion is initiated following a write to SC1A, with SC1n[ADCH] not all 1's (PG.
3.
485)
         ADC0->SC1[0] |= ADC SC1 ADCH(ADC CHANNEL);
4.
5.
6.
         // ADACT is set when a conversion is initiated
7.
         // and cleared when a conversion is completed or aborted.
8.
         while(ADC0->SC2 & ADC_SC2_ADACT_MASK);
9.
10.
         // A conversion is completed when the result of the conversion is transferred
11.
         // into the data result registers, Rn (PG. 486)
12.
         // If the compare functions are disabled, this is indicated by setting of SC1n[COCO]
13.
         // If hardware averaging is enabled, the respective SC1n[COCO] sets only if
14.
         // the last of the selected number of conversions is completed (PG. 486)
15.
         while(!(ADCO->SC1[0] & ADC_SC1_COCO_MASK));
16.
17.
         return (uint8_t) ADC0->R[0];
18.
19. }
```

La fiecare întrerupere de ceas, funcția *ADC0\_IRQHandler* preia valorile de la senzorul de sunet din *registrul ADC0\_R* pe care le stochează în variabila *analog\_input* și dezactivează întreruperile:



#### ADCx\_Rn field descriptions

| Field              | Description                                                  |  |  |
|--------------------|--------------------------------------------------------------|--|--|
| 31–16              |                                                              |  |  |
| Reserved           | This read-only field is reserved and always has the value 0. |  |  |
| 15–0 Data result D |                                                              |  |  |

#### 4.1.5. Inițializarea modului TPM și generare PWM

Vom folosi modulul TPM2 (Timer/PWM Module) pentru generarea semnalului PWM.

Setarea canalului pentru servomotor:

```
1. #define SERVO_PIN (2) // PORT B , PIN 2
1. void TPM2 Init(){
3.
          // Activarea semnalului de ceas pentru utilizarea LED-ului de culoare rosie
         SIM->SCGC5 |= SIM_SCGC5_PORTB_MASK;
5.
         // Utilizarea alternativei de functionare pentru perifericul TMP
6.
7.
         // TMP2 CH0
         PORTB->PCR[SERVO_PIN] |= PORT_PCR_MUX(3);
8.
9.
11.
         // Selects the clock source for the TPM counter clock (MCGFLLCLK) - PG. 196
         // MCGFLLCLK Freq. - 20 MHz
12.
13.
         SIM->SOPT2 |= SIM_SOPT2_TPMSRC(1);
15.
         // Activarea semnalului de ceas pentru modulul TPM
         SIM->SCGC6 |= SIM_SCGC6_TPM2(1);
16.
17.
18.
         // Divizor de frecventa pentru ceasul de intrare
19.
         // PWM CLK -> 48MHz / 128 = 48.000.000 / 128 [Hz] = 375.000 [Hz] = 375 kHz
         TPM2->SC |= TPM_SC_PS(7);
20.
21.
22.
                   // LPTPM counter operates in up counting mode. - PG. 553
         // Selects edge aligned PWM
         TPM2->SC |= TPM_SC_CPWMS(0);
24.
25.
         // LPTPM counter increments on every LPTPM counter clock
26.
         TPM2->SC |= TPM_SC_CMOD(1);
27.
28.
29.
30.
         // LPTPM counter operates in up-down counting mode. - PG. 553
         // Selects center aligned PWM
32.
         //TPM2->SC |= TPM SC CPWMS(1);
33.
34.
         // Edge-Aligned Pulse Width Modulation
35.
         // TPM->SC[CPWMS] = 0
37.
         // ==== Mode selection ====
38.
39.
         // Configured for EPWM
         // TPM->CnSC[MnSB] = 1
41.
         // TPM->CnSC[MnSB] = 0
42
43.
         // ==== Edge selection ====
         // Set output on counter overflow, clear output on match
         // Counter overflow = LPTPM counter reaches the value configured in the MOD register, and
then resets
         // Match = LPTPM counter reaches the value configured in the CnV register
46.
         // TPM->CnSC[ELSnB] = 1
48.
49.
         // TPM->CnSC[ELSnA] = 0
50.
         // Regiter associated to the control of channel 0
51.
         // Why channel 0?
```

```
| 53. TPM2->CONTROLS[0].CnSC |= (TPM_CnSC_MSB_MASK | TPM_CnSC_ELSB_MASK); | 54. } | 55.
```

Vom porni ceasul portului B, unde se află servomotorul conectat prin setarea bitului al 9-lea al registrului SIM\_SCGC5 pe valoarea 1 cu ajutorul măștii SIM\_SCGC5\_PORTB\_MASK:

| - 1 |       |                                                        |
|-----|-------|--------------------------------------------------------|
|     |       | Port B Clock Gate Control                              |
|     | PORTB | This bit controls the clock gate to the Port B module. |
|     | '     | Table continues on the next page                       |
| ī   | 1     | O Clock disabled                                       |
|     |       | 1 Clock enabled                                        |
| н   |       |                                                        |

Setăm multiplexarea pinului 2 din portul B pe canalul 0 al modului 2 TPM:

Setăm FLL ca sursă de ceas prin setarea câmpului TPMSRC (biții 25-24, TPM clock source select) din registrul System Options Register 2(SIM\_SOPT2) pe valoarea 1(MCGFLLCLK).

SIM->SOPT2 |= SIM\_SOPT2\_TPMSRC(1);

| 25-24<br>TPMSRC                                    | TPM clock source select           |  |  |
|----------------------------------------------------|-----------------------------------|--|--|
| Selects the clock source for the TPM counter clock |                                   |  |  |
|                                                    | 00 Clock disabled                 |  |  |
|                                                    | 01 MCGFLLCLK clock or MCGPLLCLK/2 |  |  |
|                                                    | 10 OSCERCLK clock                 |  |  |
|                                                    | 11 MCGIRCLK clock                 |  |  |

Activăm ceasul modului 2 TPM prin setarea câmpului TPM2 din SIM\_SCGC6 pe 1.

*SIM->SCGC6* /= *SIM\_SCGC6\_TPM2*(1);

| - 1  |  |                                                       |
|------|--|-------------------------------------------------------|
| TPM2 |  | TPM2 Clock Gate Control                               |
|      |  | This bit controls the clock gate to the TPM2 module.  |
|      |  | This bit controls the clock gate to the TT M2 module. |
| ı    |  | 0 Clock disabled                                      |
| ı    |  | 1 Clock enabled                                       |
|      |  |                                                       |

Prin setarea câmpului PS(Prescale Factor Selection) pe valoarea 0b111, ceasul sistemului va fi divizat cu 128, deci ceasul PWM va avea frecvența de 375 KHz:

| 2-0 | Prescale Factor Selection                                                           |  |  |  |
|-----|-------------------------------------------------------------------------------------|--|--|--|
| PS  | Selects one of 8 division factors for the clock mode selected by CMOD.              |  |  |  |
|     | This field is write protected. It can be written only when the counter is disabled. |  |  |  |
|     | 000 Divide by 1                                                                     |  |  |  |
|     | 001 Divide by 2                                                                     |  |  |  |
|     | 010 Divide by 4                                                                     |  |  |  |
|     | 011 Divide by 8                                                                     |  |  |  |
|     | 100 Divide by 16                                                                    |  |  |  |
|     | 101 Divide by 32                                                                    |  |  |  |
|     | 110 Divide by 64                                                                    |  |  |  |
|     | 111 Divide by 128                                                                   |  |  |  |

Setăm semnalul PWM generat ca fiind edge-aligned, setând counterul în mod up counting prin valoarea 0 în câmpul CPWMS(Center-aligned PWM Select) și valoarea 01 în câmpul CMOD(Clock Mode Selection) pentru incrementarea numărătorului LPTPM.

| 5<br>CPWMS | Center-aligned PWM Select                                                                                                              |  |  |  |  |
|------------|----------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| CITYVINO   | Selects CPWM mode. This mode configures the LPTPM to operate in up-down counting mode.                                                 |  |  |  |  |
|            | This field is write protected. It can be written only when the counter is disabled.                                                    |  |  |  |  |
|            | LPTPM counter operates in up counting mode.                                                                                            |  |  |  |  |
|            | LPTPM counter operates in up-down counting mode.                                                                                       |  |  |  |  |
| 4-3        | Clock Mode Selection                                                                                                                   |  |  |  |  |
| CMOD       | Selects the LPTPM counter clock modes. When disabling the counter, this field remain set until acknowledged in the LPTPM clock domain. |  |  |  |  |
|            | 00 LPTPM counter is disabled                                                                                                           |  |  |  |  |
|            | 01 LPTPM counter increments on every LPTPM counter clock                                                                               |  |  |  |  |
|            | 10 LPTPM counter increments on rising edge of LPTPM_EXTCLK synchronized to the LPTPM counter clock                                     |  |  |  |  |
|            | 11 Reserved                                                                                                                            |  |  |  |  |

Funcția *Signal\_Control* are rolul de a seta valorea pentru counter-ul LPTPM (valoarea până la care trebuie să numere pentru a termina o perioadă de 20ms adică 7500) și de a seta pentru canalul 0 anumite valori specifice modului de rotire a elicei servomotorului. Valori necesare pentru calcularea factorului de umplere(duty-cycle):

• TPM2->CONTROLS[0].CnV = 188; - a fost calculat pentru unghiul de 0° și reprezintă 2.5% din LPTPM Counter;

- TPM2->CONTROLS[0].CnV = 562; a fost calculat pentru unghiul de 90° și reprezintă 7.5% din LPTPM Counter;
- TPM2->CONTROLS[0].CnV = 937; a fost calculat pentru unghiul de 180° și reprezintă 12.5% din LPTPM Counter

```
1. void Signal_Control(uint8_t position){
3.
         // Resetarea valorii numaratorului asociat LPTPM Counter
4.
             TPM2->MOD = 7500; // 375,000 Hz / 7500 = 50 Hz (20 ms)
5.
       // Setarea duty cycle-ului pentru 3 pozitii
6.
7.
       switch (position) {
8.
           case 0:
                TPM2->CONTROLS[0].CnV = 188; // 2.5% pentru 0°
9.
10.
11.
            case 1:
                TPM2->CONTROLS[0].CnV = 562; // 7.5% pentru 90°
12.
13.
                break;
                TPM2->CONTROLS[0].CnV = 937; // 12.5% pentru 180°
15.
16.
17.
       }
18. }
```

#### TPMx\_MOD field descriptions

| Field             | Description                                                                          |  |  |
|-------------------|--------------------------------------------------------------------------------------|--|--|
| 31–16<br>Reserved | This field is reserved. This read-only field is reserved and always has the value 0. |  |  |
| 15–0<br>MOD       | Modulo value  When writing this field, all bytes must be written at the same time.   |  |  |

#### TPMx\_CnV field descriptions

| Field                                                                                               | Description                                                                                                                                                                  |
|-----------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 31–16 This field is reserved. Reserved This read-only field is reserved and always has the value 0. |                                                                                                                                                                              |
| VAL                                                                                                 | Channel Value  Captured LPTPM counter value of the input modes or the match value for the output modes. When writing this field, all bytes must be written at the same time. |

#### 4.2. Configurarea ceasului

Modulul MCG(Multipurpose Clock Generator) oferă semnale de ceas pentru unitatea centrală. Acesta conține un FLL (frequency-locked loop), controlabil de către un ceas de referință intern.

```
    void SystemClock_Configure(void) {
    3.
    4. // MCGOUTCLOCK are ca si iesire, selectia FLL
```

```
MCG->C1 |= MCG_C1_CLKS(0);
5.
 6.
 7.
           // Selectarea ceasului intern ca si referinta pentru sursa FLL
8.
          MCG->C1 = MCG C1 IREFS MASK;
9.
10.
           // Setarea frecventei ceasului digital la 48 Mhz
11.
           // MCG \rightarrow C4[DRST_DRS] = 1
           // MCG \rightarrow C4[DMX32] = 1
12.
           MCG->C4 |= MCG_C4_DRST_DRS(1);
13.
           MCG\rightarrow C4 = MCG C4 DMX32(1);
14.
16. }
17.
```

În MCG\_C1(MCG Control 1 Register) am setat câmpul CLKS(Clock Source Select) pe valoarea 0 pentru selectarea FLL/PLL ca output.

#### 24.3.1 MCG Control 1 Register (MCG\_C1)



MCG\_C1 field descriptions

| Field       | Description                                                                     |  |  |
|-------------|---------------------------------------------------------------------------------|--|--|
| 7–6<br>CLKS | Clock Source Select                                                             |  |  |
|             | Selects the clock source for MCGOUTCLK.                                         |  |  |
|             | 00 Encoding 0 — Output of FLL or PLL is selected (depends on PLLS control bit). |  |  |
|             | 01 Encoding 1 — Internal reference clock is selected.                           |  |  |
|             | 10 Encoding 2 — External reference clock is selected.                           |  |  |
|             | 11 Encoding 3 — Reserved.                                                       |  |  |

Cel folosit va fi selectat prin câmpul IREFS(Internal Reference Select) pe valoarea 1 – se selectează ceasul intern de referință, așadar se folosește FLL (PLL – phase-locked loop este configurabil doar extern).

| 2<br>IREFS | Internal Reference Select Selects the reference clock source for the FLL.                |  |
|------------|------------------------------------------------------------------------------------------|--|
|            | External reference clock is selected.     The slow internal reference clock is selected. |  |

În MCG\_C4(MCG Control 4 Register), setăm câmpul DRST DRS pe valoarea 1 – se selectează frecvența DCO(Digitally-controlled oscillator) ca fiind una medie (40 – 50 MHz).

În același registru setăm câmpul DMX32(DCO Maximum Frequency) pe valoarea 1 – DCO va avea frecvența de 48 MHz.

#### MCG\_C4 field descriptions

| Field           | Description                                                                                                                                                                                                                                                                                                                                                              |                       |                          |                      |             |
|-----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|--------------------------|----------------------|-------------|
| 7<br>DMX32      | DCO Maximum Frequency with 32.768 kHz Reference                                                                                                                                                                                                                                                                                                                          |                       |                          |                      |             |
| DMA32           | The DMX32 bit controls whether the DCO frequency range is narrowed to its maximum frequency with a 32.768 kHz reference.                                                                                                                                                                                                                                                 |                       |                          |                      |             |
|                 | The following table ide                                                                                                                                                                                                                                                                                                                                                  | entifies settings for | the DCO frequency rang   | e.                   |             |
|                 | NOTE: The system of                                                                                                                                                                                                                                                                                                                                                      | locks derived from    | this source should not e | xceed their specifie | d maximums. |
|                 | DRST_DRS                                                                                                                                                                                                                                                                                                                                                                 | DMX32                 | Reference Range          | FLL Factor           | DCO Range   |
|                 | 00                                                                                                                                                                                                                                                                                                                                                                       | 0                     | 31.25-39.0625 kHz        | 640                  | 20-25 MHz   |
|                 |                                                                                                                                                                                                                                                                                                                                                                          | 1                     | 32.768 kHz               | 732                  | 24 MHz      |
|                 | 01                                                                                                                                                                                                                                                                                                                                                                       | 0                     | 31.25-39.0625 kHz        | 1280                 | 40-50 MHz   |
|                 |                                                                                                                                                                                                                                                                                                                                                                          | (1)                   | 32.768 kHz               | 1464                 | 48 MHz      |
|                 | 10                                                                                                                                                                                                                                                                                                                                                                       | 0                     | 31.25-39.0625 kHz        | 1920                 | 60-75 MHz   |
|                 |                                                                                                                                                                                                                                                                                                                                                                          | 1                     | 32.768 kHz               | 2197                 | 72 MHz      |
|                 | 11                                                                                                                                                                                                                                                                                                                                                                       | 0                     | 31.25-39.0625 kHz        | 2560                 | 80-100 MHz  |
|                 |                                                                                                                                                                                                                                                                                                                                                                          | 1                     | 32.768 kHz               | 2929                 | 96 MHz      |
|                 | DCO has a defaul     DCO is fine-tuned                                                                                                                                                                                                                                                                                                                                   |                       | uency with 32.768 kHz re | eference.            |             |
| 6-5<br>DRST_DRS | DCO Range Select                                                                                                                                                                                                                                                                                                                                                         |                       |                          |                      |             |
|                 | The DRS bits select the frequency range for the FLL output, DCOOUT. When the LP bit is set, we the DRS bits are ignored. The DRST read field indicates the current frequency range for DCOOL DRST field does not update immediately after a write to the DRS field due to internal synchronizabetween clock domains. See the DCO Frequency Range table for more details. |                       |                          |                      |             |
|                 | 01 Encoding 1 — M                                                                                                                                                                                                                                                                                                                                                        |                       | fault).                  |                      |             |
|                 | 10 Encoding 2 — M<br>11 Encoding 3 — Hi                                                                                                                                                                                                                                                                                                                                  |                       |                          |                      |             |

#### Configurarea întreruperii de ceas:

```
1. void SystemClockTick_Configure(void){
2.
3.
          // Deoarece imi doresc ca frecventa de generare a semnalului PWM sa tina cont de tick-uri
de 1 ms,
          // trebuie realizate urmatoarele configurari
4.
5.
         // 48.000.000 pulsuri ...... 1 secunda
                                     pulsuri ...... 10^(-3) secunde
6.
         //
7.
         SysTick->LOAD = (uint32_t)(48000000UL / 1000 - 1UL);
8.
9.
         NVIC_SetPriority(SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL);</pre>
10.
11.
          // Resetarea numaratorului digital
12.
13.
         SysTick->VAL = 0UL;
14.
         SysTick->CTRL |= (SysTick_CTRL_CLKSOURCE_Msk | // Ceasul procesorului utilizat ca
referinta (48Mhz)
16.
          SysTick_CTRL_TICKINT_Msk | // Atunci cand numaratorul ajunge la 0, va porni handler-ul de
intrerupere
          SysTick_CTRL_ENABLE_Msk); // Incarca valoarea pusa in registrul RELOAD si incepe
numaratoarea
18. }
19.
```

Setăm valoarea registrului de reload(STK\_LOAD) cu valoarea de resetare a timerului, raportul dintre cele două frecvențe, care specifică intervalul de numărare al counterului.

#### 4.5.2 SysTick reload value register (STK\_LOAD) Address offset: 0x04 Reset value: 0x0000 0000 Required privilege: Privileged 28 19 RELOAD(23:16) 15 12 RELOAD(15:0) Bits 31:24 Reserved, must be kept cleared Bits 23:0 RELOAD[23:0]: RELOAD value The LOAD register specifies the start value to load into the VAL register when the counter is enabled and when it reaches 0. Calculating the RELOAD value The RELOAD value can be any value in the range 0x00000001-0x00FFFFF. A start value of 0 is possible, but has no effect because the SysTick exception request and COUNTFLAG are activated when counting from 1 to 0. The RELOAD value is calculated according to its use: To generate a multi-shot timer with a period of N processor clock cycles, use a RELOAD value of N-1. For example, if the SysTick interrupt is required every 100 clock pulses, set RELOAD to 99. To deliver a single SysTick interrupt after a delay of N processor clock cycles, use a RELOAD of value N. For example, if a SysTick interrupt is required after 400 clock

Setăm prioritatea întreruperii SysTick pe valoarea maximă și valoarea inițială pe 0. În registrul STK\_CTRL(registrul de control și stare SysTick) setăm biții 2 (CLKSOURCE – selectează ca sursă ceasul procesorului), 1(TICKINT – activează întreruperea la valoarea 0) și 0(ENABLE – pornește timerul).

pulses, set RELOAD to 400.



#### 4.3. Funcția main

Funcția main include toate fișierele header în care sunt declarate funcțiile și variabilele ce au fost folosite în fiecare modul și are rolul de a inițializa toate modulele descrise anterior:

```
1. #include "ClockSettings.h"
2. #include "Pwm.h"
3. #include "Pit.h"
4. #include "adc.h"
5. #include "gpio.h"
6. #include "uart.h"
```

```
7.
 8.
 9. int main() {
10.
          SystemClock_Configure();
11.
12.
          SystemClockTick_Configure();
13.
          OutputPIN_Init();
14.
          TPM2_Init();
          UARTO_Init(115200);
15.
          ADC0_Init();
16.
17.
          PIT_Init();
18.
19.
          for(;;){
20.
                     if(flag){
21.
22.
                       int i;
23.
                                         char v[8];
24.
                                         int count = 0;
25.
                                         int value;
26.
27.
                                         value = (int)analog_input;
28.
                                         for (i = 0; i < 8; i++) {
29.
                                                              v[i] = '-';
30.
31.
32.
33.
                                         while (value != 0) {
                                                               v[count] = (char)(value % 10) + 0x30;
34.
35.
                                                               value = value / 10;
36.
                                                              count = count + 1;
37.
                                         }
38.
                                         for (i = 0; i < count; i++) {
39.
40.
                                                              UARTO_Transmit(v[count - i - 1]);
41.
42.
43.
44.
                                         UARTO_Transmit(0x0A);
45.
                                         UARTO_Transmit(0x0D);
46.
47.
48.
                                         flag=0;
                     }
49.
50.
51.
                     if(flag_500ms){
52.
                               if(analog_input < 23){</pre>
53.
                                         Signal_Control(0);
54.
55.
                               else if(analog_input >= 23 & analog_input < 46){</pre>
56.
                                         Signal_Control(1);
57.
                               else if(analog_input > 46){
58.
                                         Signal_Control(2);
59.
60.
61.
                               flag_500ms = 0U;
62.
                     }
          }
63.
64. }
65.
```

#### Logica programului este următoarea:

- Se apelează funcția de inițializare a timerelor și modulelor;
- În ciclul infinit se verifică dacă se primesc date de la senzorul de sunet. Dacă se primesc, acestea sunt transformate în numere întregi și stocate în variabila *value* care mai apoi sunt transformate într-un vector de caractere pentru a putea fi printabile în UART. La final are loc resetarea flag-ului la 0 pentru a indica faptul că acest bloc de cod s-a executat;
- După se verifică la fiecare trecere de 0.5s în ce interval se încadreaza valoarea primită de la senzorul de sunet astfel:
  - o [0, 23) setează factorul de umplere la 188 specific pentru 2.5% pentru 0° ce determină poziția elicei servomotorului în sus;
  - o [23, 46) setează factorul de umplere la 562 specific pentru 7.5% pentru 90° ce determină poziția elicei servomotorului în dreapta;
  - o [46, 68) setează factorul de umplere la 937 specific pentru 12.5% pentru 180° ce determină poziția elicei servomotorului în jos;

OBS: valoare max pentru stabilirea intervalului a fost măsurată anterior de noi prin transmiterea mai multor sunete prin intermediul senzorului de sunet și am constat faptul că acesta are max=68; apoi a avut loc împărțirea intervalui în cele 3 subintervale specifice poziției elicei servomotorului.



5. Set-up



Senzorul de sunet a fost conectat pe plăcuță astfel:

- **♣ Firul roşu (VCC)** se conectează la pinul de 3V (P3V3);
- **♣ Firul negru (GND)** se conectează la pinul GND;
- **♣ Firul albastru (output sensor value)** se conectează la pinul PTC2.

Servomotorul a fost conectat pe plăcuță astfel:

- **♣ Firul maroniu (GND)** se conectează la pinul GND;
- **♣ Firul roșu (VCC)** se conectează la pinul de 5V (P5V\_USB) ;
- Firul portocaliu (PWN) se conectează la PTB2.

Se compilează proiectul din qVision făcând Build la cod urmat de Load pe plăcuță, iar apoi din Python se pornește intefața grafică unde se introduce portul pe care este conectat target-ul și se apasă butonul "Start Recording".



În grafic, se vor plota 3 barplot-uri ce reprezintă cele 3 intervale în care sunt valorile primite de la senzorul de sunet, ce sunt actualizate în mod dinamic.



Pentru schimbarea secvenței de LED-uri, se va apăsa pe butonul "Switch" ceea ce va face inversare din RGB în BGR.

# 6. Schemă bloc



# 7. Diagrame de stări



| Stare | ledState | Observații                             |
|-------|----------|----------------------------------------|
| S1    | 0        | LED-ul roșu este aprins ( <b>Red</b> ) |
| S2    | 1        | LED-ul verde este aprins (Green)       |
| S3    | 2        | LED-ul albastru este aprins (Blue)     |
| S4    | default  | Toate LED-urile sunt stinse (Black)    |

# 8. Rezultate aplicație Python



În grafic, se vor plota 3 barplot-uri ce reprezintă cele 3 intervale în care sunt valorile primite de la senzorul de sunet, ce sunt actualizate în mod dinamic.

Pentru schimbarea secvenței de GPIO de LED-uri, se va apăsa pe butonul "Switch" ceea ce va face inversare din RGB în BGR.



# 9. Probleme întâmpinate

Printre probleme întâlnite se pot număra:

- ♣ Sevomotorul primit nu era de 180 ° ci de 360 °;
- ♣ Intervalele precizate în laborator nu erau corecte pentru generarea semnalui PWM;
- → DEFAULT\_SYSTEM\_CLOCK în laborator este 20,9MHz deși în comentariul din codul din laborator era precizat că este 48Mhz;
- ♣ Platfoma Tinkercad nu deține componentele necesare realizării reprezentării grafice a modului de conectare a senzorilor pe plăcuță.

# 10. Referințe

- ♣ Freescale Semiconductor, Inc., KL25 Sub-Family Reference Manual, 2012
- https://datasheetspdf.com/pdf-file/791970/TowerPro/SG90/1
- https://wiki.dfrobot.com/Analog\_Sound\_Sensor\_SKU\_DFR0034
- https://learningmicro.wordpress.com/serial-communication-interface-usinguart/